Quantcast
Channel: C6000™多核 - 最近的话题
Browsing all 5964 articles
Browse latest View live

RE: 66ak2h12大量问题请教,与DDR相关

请问您是怎么映射fmem空间的,有没有使能cache?malloc空间是哪个地址?另外PCIE空间传输的话,肯定是通过EDMA进行的,那么您做的memcpy测试是否有意义呢?

View Article


RE: C6678 linux系统PA配置

PA的LLD中有类似 PA_AddMac之类的函数,您找找看

View Article


Image may be NSFW.
Clik here to view.

论坛提供的6678的srio例程,烧写时出错,显示no source available for"main....\SRIO.out{3}

程序编译正确,仿真器text connection 正确连接,烧写到100%时提示错误,如图

View Article

RE: 论坛提供的6678的srio例程,烧写时出错,显示no source available for"main....\SRIO.out{3}

只是下载这个程序出错还是下载所有程序都出错?如果只是这个程序出错,您看看CMD文件中是不是把代码段都定位到了DDR3中?如果是的话,需要先用GEL文件初始化DDR3的

View Article

RE: AIF时钟信号是怎么获取的

1 本地有个SERDES RX接收的基准时钟,主要是提供SERDES模块运行需要的时钟(CDR input ,均衡 input),线上传输时钟是从接收码流中恢复出来的2  具体配置参考置顶帖中的STK

View Article


AIF时钟信号是怎么获取的

打算用fpga和aif互联,做一个远端环回的测试,先从dsp发给fpga,然后fpga发回给dsp,使用cpri协议,单link 8x,现在dsp接收侧经常失步,检测到los 一直在涨,怀疑时钟有问题1 aif的接收方向的时钟是是从rx恢复出来的还是从本地时钟获取的?2 Serdes 时钟频率的配置具体是通过哪些寄存器的配置做到的?ti安装目录里的例子中有个k2的宏,解开后是否能自动配置3...

View Article

C6678 linux系统PA配置

请教各位大神,我们采用的芯片是TMS320C6678,上面Core0运行的是板子自带的c6x linux系统,现在在修改keystone...

View Article

RE: C6678 linux系统PA配置

首先感谢Thomas Yang1的回复,我根据您说的找了一下,在BIOS系统中是有pa_addmac函数的,但是在linux c6x系统中,没有找到类似的函数,而我们现在是在linux c6x系统下开发,谢谢

View Article


RE: 66ak2h12大量问题请教,与DDR相关

系统运行的Linux4.4.41,在Linux系统下,采用mmap...

View Article


66ak2h12大量问题请教,与DDR相关

66ak2h12芯片,自己的单板,有两块内存,一个是2G,一个是8G, DDR3A_REMAP_EN 管教应该是悬空的,内部下拉。系统启动后,显示的/proc/iomem(内存部分如下):80000000-9fffffff : System RAM (boot alias)a0000000-afffffff : pcie_memb0000000-b7ffffff : System RAM (boot...

View Article

RE: SRIO一块EVM1x1x短接是否可行?

感谢Thomas!硬件连接时A的发送连接A的接收就可以吧?

View Article

使用新SDK编译好的kernel,boot起来之后网络会断掉,变成无链接状态?

使用的是EVMK2Hx的开发板,新下载的SDK-linux-k2hk-evm-03.01.00.06,安装之后,在board_support/prebuild_images有所有的镜像,然后将u-boot-spi-k2hk-evm.gph烧到开发板上,然后设置ramfs模式启动,使用prebuild_images下的kernel镜像和设备树,系统可以正常启动,但是,系统正常启动之后,网络就会断掉,变...

View Article

RE: 使用新SDK编译好的kernel,boot起来之后网络会断掉,变成无链接状态?

问题已找到,原因是rootfs不对。

View Article


RE: C66 的DSP核有几级流水线的概念吗?

Thomas Yang1流水线可以分为三级  取指 译码 执行,每一级里又分为若干小级,具体可以参考 “TMS320C66x DSP CPU and Instruction Set UG“的5.1节好的,多谢。

View Article

C66 的DSP核有几级流水线的概念吗?

C66 的DSP核有几级流水线的概念吗? 如果有该怎么理解,是几级流水线?

View Article


srio lcb ltid

lsu0的影子寄存器配置为4使用DIO方式,对lsu0进行SWRITE操作第1次:LTID =0,reg6^LCB = 1,影子寄存器^LCB=1;第2次:LTID =1,reg6^LCB = 1,影子寄存器^LCB=1;第3次:LTID =2,reg6^LCB = 1,影子寄存器^LCB=1;第4次:LTID =3,reg6^LCB = 1,影子寄存器^LCB=1;第5次:LTID...

View Article

RE: srio lcb ltid

您好! 我遇到了和您一样的问题,请问您解决了吗?  另外,我看我的CC都是0

View Article


RE: SRIO一块EVM1x1x短接是否可行?

没这样链过,你可以试试。首先看LINK可不可以UP起来

View Article

SRIO一块EVM1x1x短接是否可行?

想用示波器看SRIO的波形眼图,但只有一个6678EVM开发板,所以想短接两个port,例如SRIO配置成1xlaneA_1xlaneB,AB端口短接,看论坛中以前的问答说不行,是指当前论坛提供的例程不支持(发送端程序烧到dsp0的core0,接收端烧到DSP1的core1),还是本身硬件不支持这种配置?如果是硬件不支持,是哪些寄存器配置时冲突了,想知道原理。请问有没有1x1x短接的例程?有没有只一...

View Article

DSP运行异常?打印出 [C66xx_0] A0=0x0 A1=0x0 [C66xx_0] A2=0x0 A3=0x8052e27a......

    我的DSP程序运行DDR3,开始使用SPI boot,大部分上电是正常的,有时上电加载后程序出现出现异常,后来我用load的方式调试,发现了异常,打印信息如下:[C66xx_0] Configuring CPSW ...Done [C66xx_0] A0=0x0 A1=0x0[C66xx_0] A2=0x0 A3=0x8052e27a[C66xx_0] A4=0x9...

View Article
Browsing all 5964 articles
Browse latest View live